Вопросы с тегом «flipflop»

Триггер или защелка - это схема, которая имеет два стабильных состояния и может использоваться для хранения информации о состоянии.

9
Разница между защелкой и триггером?
В чем разница между защелкой и триггером? Я думаю, что защелка эквивалентна триггеру, поскольку она используется для хранения битов, а также эквивалентна регистру, который также используется для хранения данных. Но после прочтения некоторых статей в Интернете я обнаружил различия между защелками и триггерами, основанными на функциональности, запускаемой по краям и …

8
Почему выходные данные элементов с состоянием часто называют Q?
На схемах логических схем я видел различные соглашения для именования входов и выходов логических вентилей и комбинаторных схем. Тем не менее, элементы с состоянием, такие как защелки и триггеры, часто имеют свое «состояние», называемое Q. Я подозреваю, что существует связь с абстрактными машинами конечных состояний из теоретической информатики, где «состояние» …

6
Что такое триггер?
Кажется, существует несколько разных определений триггеров и защелок, некоторые из которых противоречивы. Учебник по информатике для курса, который я преподаю, вероятно, является наиболее запутанным (на самом деле я мало верю в книгу, потому что в некоторых местах она просто неверна). Я доволен работой защелок (SR, стробированный SR, стробированный D) и …

6
Методы разделения / синхронизации последовательного протокола
Поскольку асинхронная последовательная связь широко распространена среди электронных устройств даже сегодня, я считаю, что многие из нас время от времени сталкивались с таким вопросом. Рассмотрим электронное устройство Dи компьютер, PCсоединенные последовательной линией (RS-232 или аналогичные) и необходимые для непрерывного обмена информацией . Т.е. PCкаждый посылает командный кадр X msи Dотвечает …
24 serial  communication  protocol  brushless-dc-motor  hall-effect  hdd  scr  flipflop  state-machines  pic  c  uart  gps  arduino  gsm  microcontroller  can  resonance  memory  microprocessor  verilog  modelsim  transistors  relay  voltage-regulator  switch-mode-power-supply  resistance  bluetooth  emc  fcc  microcontroller  atmel  flash  microcontroller  pic  c  stm32  interrupts  freertos  oscilloscope  arduino  esp8266  pcb-assembly  microcontroller  uart  level  arduino  transistors  amplifier  audio  transistors  diodes  spice  ltspice  schmitt-trigger  voltage  digital-logic  microprocessor  clock-speed  overclocking  filter  passive-networks  arduino  mosfet  control  12v  switching  temperature  light  luminous-flux  photometry  circuit-analysis  integrated-circuit  memory  pwm  simulation  behavioral-source  usb  serial  rs232  converter  diy  energia  diodes  7segmentdisplay  keypad  pcb-design  schematics  fuses  fuse-holders  radio  transmitter  power-supply  voltage  multimeter  tools  control  servo  avr  adc  uc3  identification  wire  port  not-gate  dc-motor  microcontroller  c  spi  voltage-regulator  microcontroller  sensor  c  i2c  conversion  microcontroller  low-battery  arduino  resistors  voltage-divider  lipo  pic  microchip  gpio  remappable-pins  peripheral-pin-select  soldering  flux  cleaning  sampling  filter  noise  computers  interference  power-supply  switch-mode-power-supply  efficiency  lm78xx 

4
Когда использование защелок лучше, чем триггеры в FPGA, которая поддерживает оба?
Вопрос: Когда использование защелок лучше, чем триггеры в FPGA, которая поддерживает оба? Фон: Это общеизвестный принцип, что в FPGA следует избегать чувствительных к уровню прозрачных защелок, а исключительно использовать чувствительные к краям шлепанцы. Большинство архитектур FPGA изначально поддерживают как защелки, так и триггеры. Общий совет - даже от производителей ПЛИС …
20 fpga  flipflop 

5
Почему мы часы флип-флоп?
Я пытаюсь понять шлепки и защелки. Я читаю из книги «Цифровая логика» Морриса Мано. Одна вещь, которую я не могу понять, - почему мы часы шлепанцы? Я понимаю, почему нам нужны «включенные» или закрытые защелки. Но какая польза от часов? Я не могу этого понять. Почему мы не можем просто …


9
Сделать мгновенный переключатель управления переключателем
Каковы самые простые, самые дешевые и самые маленькие способы заставить мгновенный переключатель создать двухпозиционный тумблер (защелкивающийся мгновенный переключатель)? Другими словами, выходной сигнал постоянно низкий, и когда вы кратковременно нажимаете кнопку / тактовый переключатель, выходной сигнал меняется на постоянно высокий, а затем, когда вы нажимаете его снова, он снова переключается на …

6
Почему каскадные D-триггеры предотвращают метастабильность?
Я понимаю, что такое метастабильность, но не понимаю, как связывание вместе шлепанцев уменьшает это? Если выходные данные первого триггера метастабильны, они используются в качестве входных данных для второго. Но я не вижу, как 2-й триггер сможет что-то сделать с этим входом и сделать его стабильным. Заранее спасибо!

5
Как понять SR Latch
Я не могу обернуться вокруг того, как работает SR Latch. По-видимому, вы подключаете входную строку от R, а другую от S, и вы должны получить результаты в Q и Q ′. Однако и R, и S требуют ввода от выхода другого, а выход другого требует ввода от выхода другого. Что …

4
Каково начальное состояние для Q в защелке SR?
На этой диаграмме каково будет начальное состояние для Q? Поскольку первое NOR для S и R опирается на предыдущие результаты, должно быть что-то для первой итерации? ПРИМЕЧАНИЕ: я учусь на первом курсе по цифровой логике, поэтому вопрос касается теоретического использования (составление таблиц, различные домашние задания и т. Д.), А не …

4
Что значит «открыть ворота»?
В своих лекционных заметках я продолжаю читать «не сторожите часы». Я попытался найти в Интернете, но не могу найти точное значение этой фразы.
11 flipflop 

3
Почему S = 1, R = 1 состояние запрещено в триггере RS?
Я наткнулся на триггер RS, и я попытался реализовать это на симуляторе и с использованием реальных логических элементов. Но я все еще не уверен, правильно ли я понял нестабильный или запрещенный случай S = 1, R = 1 в триггере. Может кто-нибудь сказать мне, что именно это? Кстати, я использовал …

5
Настройка и удержание времени выхода при нарушении
Рассмотрим D-триггер с положительным фронтом при входном сигнале X с временем установки 20 нс и временем удержания 0 нс. Какой будет выход? C - тактовый сигнал с периодом 40 нс. Во время 6-го положительного фронта мы видим, что данные (или X) нестабильны в течение 20 нс (время установки) до того, …
9 clock  flipflop  setup 

4
SR триггер: NOR или NAND?
Я недавно начал изучать шлепанцы, и я застрял в этой точке: В некоторых видеоуроках люди объясняют триггер SR следующим образом: Поэтому они используют вентили NAND, создавая таблицу переходов, подобную этой: | t | t+1 | S | R | Q | 0 | 0 | INVALID | 0 | 1 …

Используя наш сайт, вы подтверждаете, что прочитали и поняли нашу Политику в отношении файлов cookie и Политику конфиденциальности.
Licensed under cc by-sa 3.0 with attribution required.